14
views
0
recommends
+1 Recommend
1 collections
    0
    shares
      • Record: found
      • Abstract: found
      • Article: found
      Is Open Access

      Electrical Parameters Extraction of CMOS Floating-Gate Inverters Translated title: Extracción de parámetros eléctricos de inversores CMOS de compuerta flotante

      research-article

      Read this article at

          There is no author summary for this article yet. Authors can add summaries to their articles on ScienceOpen to make them more accessible to a non-specialist audience.

          Abstract

          This work provides an accurate methodology for extracting the floating-gate gain factory, of CMOS floating-gate inverters with a clock-driven switch for accessing temporarilly to the floating-gate. With the methodology proposed in this paper, the γ factor and other parasitic capacitances coupled to the floating-gate can be easily extracted in a mismatch-free approach. This parameter plays an important role in modern analog and mixed-signal CMOS circuits, since it limits the circuit performance. Theoretical and measured values using two test cells, fabricated in a standard double poly double metal CMOS AMI-ABN process with 1.2 µm design rules, were compared. The extracted parameters can be incorporated into floating-gate PS pice macromodels for obtaining accurate electrical simulation.

          Translated abstract

          En este trabajo se brinda una metodología precisa para la extracción del factor de ganancia γ de la compuerta flotante en inversores CMOS, que constan de un interruptor para acceder temporalmente a la compuerta flotante. Con la metodología propuesta, el factor γ y otras capacitancias parásitas acopladas a la compuerta flotante pueden ser extraídas. Estos parámetros son de mucha importancia, ya que juegan un papel importante en el desempeño de circuitos analógicos y de señal mixta. La comparación entre cálculos teóricos y simulaciones es hecha utilizando dos celdas de prueba fabricadas de tecnología AMI ABN de 1.2 µm, a través de la organización MOSIS. Los parámetros extraídos pueden ser incorporados a macromodelos en PSpice para obtener simulaciones más precisas.

          Related collections

          Most cited references7

          • Record: found
          • Abstract: not found
          • Article: not found

          A functional MOS transistor featuring gate-level weighted sum and threshold operations

            • Record: found
            • Abstract: not found
            • Article: not found

            Clock-controlled neuron-MOS logic gates

              • Record: found
              • Abstract: not found
              • Book: not found

              CMOS Circuit Design, Layout, and Simulation

                Author and article information

                Journal
                iit
                Ingeniería, investigación y tecnología
                Ing. invest. y tecnol.
                Universidad Nacional Autónoma de México, Facultad de Ingeniería (Ciudad de México, Ciudad de México, Mexico )
                1405-7743
                September 2010
                : 11
                : 3
                : 315-323
                Affiliations
                [05] Tonantzintla Puebla orgnameInstituto Nacional de Astrofísica, Óptica y Electrónica jmr@ 123456inaoep.mx
                [04] Tonantzintla Puebla orgnameInstituto Nacional de Astrofísica, Óptica y Electrónica adiazsan@ 123456inaoep.mx
                [03] orgnameUniversidad Autónoma del Estado de México zolagarcia@ 123456yahoo.com
                [02] orgnameInstituto Politécnico Nacional orgdiv1Centro de Investigación en Computación México vponce@ 123456cic.ipn.mx
                [01] orgnameUniversidad Autónoma del Estado de México Jemolinars@ 123456uaemex.mx
                Article
                S1405-77432010000300007 S1405-7743(10)01100300007
                02816de0-b8d7-4137-8398-efc5cc0d721d

                This work is licensed under a Creative Commons Attribution-NonCommercial-NoDerivatives 4.0 International License.

                History
                : July 2008
                : September 2008
                Page count
                Figures: 0, Tables: 0, Equations: 0, References: 10, Pages: 9
                Product

                SciELO Mexico


                FG-inverter,neuMOS,floating-gate,inversor de compuerta flotante,NeuMOS,compuerta flotante

                Comments

                Comment on this article

                Related Documents Log